專利名稱: | 并發(fā)、軟件低功耗計算單元電路實現(xiàn)結(jié)構(gòu) |
專利類別: | |
申請?zhí)?/strong>: | 03147653.8 |
申請日期: | 2003-07-15 |
專利號: | CN1570843 |
第一發(fā)明人: | 張馨 陳杰 |
其它發(fā)明人: | |
國外申請日期: | |
國外申請方式: | |
專利授權(quán)日期: | |
繳費情況: | |
實施情況: | |
專利證書號: | |
專利摘要: | 本發(fā)明一種并發(fā)、軟件低功耗運算單元電路結(jié)構(gòu),其中包括:一輸入寄存器,該輸入寄存器分為一標志位寄存器和一操作數(shù)寄存器;一N位并發(fā)、軟件低功耗運算單元電路,該N位運算單元電路與輸入寄存器相連,該N位并發(fā)、軟件低功耗運算單元電路包括一模式選擇模塊、移位運算模塊、中間數(shù)據(jù)處理模塊和算術(shù)邏輯運算模塊,其中模式選擇模塊的輸出端分別與移位運算模塊和中間數(shù)據(jù)處理模塊的輸入端相連接,移位運算模塊的輸出與中間數(shù)據(jù)處理模塊的輸入連接,中間數(shù)據(jù)處理模塊的輸出與算術(shù)邏輯運算模塊的輸入連接。 |
其它備注: | |
科研產(chǎn)出