專利名稱: | 一種低存儲器開銷的固定基FFT處理器及其方法 |
專利類別: | |
申請?zhí)?/strong>: | 200610012048.X |
申請日期: | 2006-05-31 |
專利號: | CN101082906 |
第一發(fā)明人: | 王 江 黑 勇 仇玉林 |
其它發(fā)明人: | |
國外申請日期: | |
國外申請方式: | |
專利授權(quán)日期: | |
繳費(fèi)情況: | |
實(shí)施情況: | |
專利證書號: | |
專利摘要: | 本發(fā)明涉及無線通訊技術(shù)領(lǐng)域,特別是一種操作數(shù)無沖突生成的低 存儲器開銷的固定基FFT處理器及其方法。引入8個(gè)循環(huán)移位寄存器, 將存儲器劃分為8個(gè)存儲體,8個(gè)操作數(shù)并行訪問,同時(shí)對于每幀的輸 入計(jì)數(shù)寄存器按幀交替按照大端、小端譯碼模式,實(shí)現(xiàn)本幀時(shí)域點(diǎn)輸入 和上幀頻域點(diǎn)輸出共享同一存儲器,蝶算單元需要的8個(gè)操作數(shù)的地址 由大端、小端譯碼模式產(chǎn)生,并且8個(gè)操作數(shù)分散在8個(gè)不同的存儲體 中,可以并行訪問。步驟如下:FFT處理器初始化完成;第一幀時(shí)域數(shù) 據(jù)并行讀取操作數(shù);運(yùn)算存儲器的數(shù)據(jù)進(jìn)入蝶算單元;蝶算單元的數(shù)據(jù) 進(jìn)入復(fù)數(shù)乘法單元;第二幀時(shí)域數(shù)據(jù)輸入I/O存儲器;第三幀時(shí)域數(shù)據(jù) 數(shù)據(jù)寫入,兩者共享I/O存儲器。 |
其它備注: | |
科研產(chǎn)出