專利名稱: | 具有硬件信號量模塊的多處理器系統(tǒng)及其實現(xiàn)方法 |
專利類別: | |
申請?zhí)?/strong>: | 200810102795.1 |
申請日期: | 2008-03-26 |
專利號: | CN101546275 |
第一發(fā)明人: | 劉 建 陳 杰 岳培培 |
其它發(fā)明人: | |
國外申請日期: | |
國外申請方式: | |
專利授權日期: | |
繳費情況: | |
實施情況: | |
專利證書號: | |
專利摘要: | 本發(fā)明公開了一種具有硬件信號量模塊的多處理器系統(tǒng),該系統(tǒng) 至少包括多個處理器、一硬件信號量模塊和多個共享資源;所述多個 處理器通過一定的互聯(lián)方式與硬件信號量模塊互聯(lián),并連接于多個共 享資源,以實現(xiàn)對該多個共享資源的訪問。本發(fā)明同時公開了一種多 處理器硬件信號量的實現(xiàn)方法,包括:在某個處理器申請硬件信號量 失敗后具有多種后續(xù)處理方式;在后續(xù)該處理器得到準許后,能夠被 快速喚醒而跳出低功耗模式。本發(fā)明能夠高效的實現(xiàn)多處理器的互斥 和調度約束,簡化多處理器的編程工作,同時和處理器核的功耗控制相 結合,可實現(xiàn)系統(tǒng)的低功耗設計。該方法相對其他方法簡單易用,復雜 度低,并且可以方便的整合到系統(tǒng)設計過程中。 |
其它備注: | |
科研產(chǎn)出